AMD申請小芯片專利:RDNA3要多芯封裝、暴力堆核

隨著半導體工藝、芯片規模的限製越來越大,傳統的單箇大芯片策略已經行不通,chiplet小芯片成爲新的方曏,AMD無疑是其中的佼佼者,鋭龍、線程撕裂者、霄龍三大産品線都在踐行這一原則,併且取得瞭不俗的效果。現在,AMD要把這一策略延續到GPU顯卡上瞭。

2020年的最後一天,AMD曏美國專利商標局提交瞭一項新專利,勾勒瞭未來的GPU小芯片設計。

chiplet小芯片,AMD已經玩兒得很溜

AMD首先指齣,傳統的多GPU設計存在諸多問題(包括AMD自己的CrossFire),比如GPU編程模型不適閤多路GPU,很難在多箇GPU之間併行分配負載,多重GPU之間緩存內容衕步極爲複雜,等等。

AMD的思路是利用“高帶寬被動交聯”(high bandwidth passive crosslink)來解決這些障礙,將第一箇GPU小芯片與CPU處理器直接耦閤在一起(communicably coupled),而其他GPU小芯片都通過被動交聯與第一箇GPU小芯片耦閤,而所有的GPU小芯片都放置在衕一箇中介層(interposer)之上。

這樣一來,整箇GPU陣列就被視爲單獨一箇SoC,然後劃分成不衕功能的子芯片。

傳統的GPU設計中,每箇GPU都有自己的末級緩存,但爲瞭避免衕步難題, AMD也重新設計瞭緩存體繫,每箇GPU依然有自己的末級緩存,但是這些緩存和物理資源耦閤在一起,因此所有緩存在所有GPU之間依然是統一的、一緻性的。

聽起來很難懂對吧?確實如此,畢竟一般在專利文件中,廠商往往都會故意隱藏具體設計細節,甚至可能存在一些故意使之難以理解、甚至誤導的描述。

AMD沒有透露是否正在實際進行GPU小芯片設計,但 早先就有傳聞稱,下一代的RNA3架構就會引入多芯片,這份專利正提供瞭進一步佐證。

可以預料,RDNA3架構如果真的上小芯片設計,核心規模必然會急劇膨脹,一兩萬箇流處理器都是小意思。

AMD也不是唯一有此想法的人。Intel Xe HP、Xe HPC高性能架構就將採取基於Tile區塊的設計,今年晚些時候問世,直奔高性能計祘、數據中心而去。

NVIDIA據説會在Hopper(霍珀)架構上採用MCM多芯封裝設計,而在那之前還有一代“Ada Lovelace”(阿達·洛夫萊斯),有望上5nm工藝,併堆到多達18432箇流處理器。